Bloque I. METODOLOGÍAS Y HERRAMIENTAS DE DISEÑO

Bloque II. PRESTACIONES DE LOS SISTEMAS DIGITALES Y TÉCNICAS DE OPTIMIZACIÓN

Bloque III. CIRCUITOS DE PROCESADO DE DATOS

Bloque IV. ASPECTOS PRÁCTICOS DE DISEÑO

Tema 8: Optimización del consumo de potencia

Tema 9: Interfaces Digitales

Tema 10. Caso de aplicación: diseño de procesadores basados en RISC-V

1

Tema 8: Consumo de potencia

# Bloque IV. ASPECTOS PRÁCTICOS DE DISEÑO

Tema 8: Optimización del consumo de potencia

Ingeniería de Computadores Diseño de Sistemas Digitales

Departamento de Electrónica y Electromagnetismo



# Tema 8: Optimización del consumo de potencia

- > Medida de la potencia disipada
- > Nivel de tecnología
- > Nivel de circuito
- > Nivel lógico
- > Nivel RT
- Nivel arquitectural
- Nivel de software

Ingeniería de Computadores Diseño de Sistemas Digitales

3

Departamento de Electrónica y Electromagnetismo



3

Tema 8: Consumo de potencia

# ¿Por qué necesitamos reducir el consumo de potencia?

#### **Prestaciones**

- El calor excesivo puede reducir las prestaciones del circuito.

### Empaquetado del chip

→ La disipación de calor en los chips encarece el empaquetado.

#### **Baterias**

Los sistemas portables que dependen de baterías autónomas constituyen la principal razón de las técnicas de bajo consumo.

Ingeniería de Computadores Diseño de Sistemas Digitales

Departamento de Electrónica y Electromagnetismo





Reducir el consumo de potencia: Temperatura

La energía eléctrica consumida por un circuito eléctrico es disipada fundamentalmente en forma de calor, lo que hace que su temperatura se eleve.  $\Delta E_{\mathcal{Q}} = \int\limits_{t_0}^{t_1} V(t) \cdot I(t) \cdot dt$ Ingeniería de Computadores
Diseño de Sistemas Digitales - 6

# Reducir el consumo de potencia: Temperatura

- ☐ El aumento de temperatura representa varios problemas:
  - Límite destructivo. Límite a la complejidad máxima.



- Acortamiento de la vida útil del dispositivo.
- > Acortamiento de la fiabilidad del dispositivo.
- Aumento del coste de las cápsulas (cerámica/metálica)
- ➤ Necesidad de mecanismos de disipación (disipadores, ventiladores, circulación de agua): coste, peso, tamaño.
- Pérdida/limitación de velocidad (empeoramiento de la respuesta temporal).

Ingeniería de Computadores Diseño de Sistemas Digitales

7

Departamento de Electrónica y Electromagnetismo



Tema 8: Consumo de potencia

7

Potencia eléctrica: Fundamentos

Potencia instantánea entrante en un dispositivo eléctrico o electrónico:





Invariante con la "referencia de tensiones":

Podemos elegir cualquiera de los terminales
del dispositivo como terminal de referencia
de tensiones

- ☐ La energía/potencia neta entrante en un dispositivo se invierte en:
  - ✓ Almacenarla (elementos reactivos)
  - ✓ Calor (elementos resistivos)
  - Energía mecánica (motores)
  - ✓ Energía radioeléctrica (antenas)
  - ✓ Energía química (baterías)
  - etc.
- ☐ En general se invertirá parcialmente en varias formas de energía.

 $V_{A} \downarrow I_{A}$   $V_{B} \uparrow I_{B}$   $I_{A}(t) = -I_{B}(t)$   $P(t) = V(t) \cdot I(t)$ 



# Potencia Instantánea y Potencia Promedio (dispositivo)

· Potencia Instantánea:

$$P(t) = \sum_{i} V_{i}(t) \cdot I_{i}(t)$$

- Depende del circuito en que se encuentre el dispositivo, de las señales o estímulos externos, etc.
- · Diferente en cada instante.
- · Potencia Promedio:

$$\overline{P} = \frac{1}{t_2 - t_1} \int_{t_1}^{t_2} P(t) \cdot dt$$

- También depende del circuito en que se encuentre el dispositivo, de las señales o estímulos externos, etc.
- En general, dependerá del intervalo de promediado [t1, t2].
- Si el intervalo de promediado es "estadísticamente significativo", la medida será "significativa".

Ingeniería de Computadores - Diseño de Sistemas Digitales

9

Departamento de Electrónica y Electromagnetismo



9

Tema 8: Consumo de potencia

### Potencia Promedio a nivel de Sistemas

- ☐ En general, tanto en lo referente a las baterías como a la temperatura, lo significativo es la potencia promedio, calculada en un intervalo significativo.
- ☐ En promedios temporales significativos, los sistemas en los que estamos interesados (circuitos digitales) no almacenan energía. Tampoco producen energía mecánica, radioeléctrica, o química, en cantidades significativas.
- ☐ La energía eléctrica que entra en un sistema viene de las fuentes de alimentación, y en menor medida, de las fuentes que generan las señales de entrada.
- ☐ La energía suministrada al sistema se invertirá esencialmente en calor (se disipará). Una fracción, que a veces es significativa, es transmitida por las señales de salida.



Ingeniería de Computadores Diseño de Sistemas Digitales û¥

### Potencia en un Inversor CMOS

- □ Podemos calcular la potencia disipada en un sistema digital sumando la disipada en sus elementos.
- ☐ Los elementos básicos de los circuitos digitales son las puertas.
- ☐ La puerta más sencilla es el inversor. A partir de él, se estudian por extensión otras puertas más complejas.
- ☐ Es un modelo simple, al que pueden reducirse fácilmente la mayoría de los casos más complejos de puertas CMOS.



11

Tema 8: Consumo de potencia

### Potencia en un Inversor CMOS

- ☐ La "impedancia" de entrada es capacitiva
- ☐ La capacidad de carga aglutina:
  - ➤ la capacidad parásita del nudo de salida del inversor
  - ➤ las capacidades de entrada de las puertas atacadas por el inversor
  - > la capacidad del cableado del nudo de salida





# Extensión a sistemas completos (CMOS "estáticos")

- ☐ En un sistema digital, existe un gran número de puertas de diversos tipos, (funcionalidad, "fuerza", *fan-in*, *fan-out*, etc). Cada una de ellas (y cada "instancia" de ellas) tendrá un comportamiento diferente en potencia estática, corriente de cortocircuito, y una capacidad de carga diferente.
- ☐ Se recurre a un modelo de referencia: puerta equivalente, que representa un comportamiento "promedio" de las puertas presentes en el sistema. Habitualmente es una NAND-2 o una NOR-2.
- ☐ La complejidad de los sistemas se mide habitualmente usando el "número de puertas equivalentes", N.:
- □ No todas las puertas conmutarán el mismo número de veces en un determinado cálculo o intervalo de operación. Pero se puede considerar un promedio típico: coeficiente de actividad promedio (η)
- ☐ Los sistemas digitales complejos suelen ser síncronos, por lo que la frecuencia de reloj modulará directamente el número de conmutaciones por segundo.

Ingeniería de Computadores Diseño de Sistemas Digitales

Departamento de Electrónica y Electromagnetismo





Tema 8: Optimización del consumo de potencia

Medida de la potencia disipada

Nivel de tecnología

Nivel de circuito

Nivel lógico

Nivel RT

Nivel arquitectural

Nivel de software

# Técnicas de baja potencia

- ☐ La optimización del consumo de potencia (durante la fase de diseño del circuito) está muy condicionada por
  - > el contexto de diseño
    - **✓** FPGA
    - ✓ ASIC semi-custom
    - ✓ ASIC full-custom
    - ✓ disponibilidad de librerías de celdas específicas
    - √ tecnología fija
    - √ tecnología elegible
  - ➤ las especificaciones
    - ✓ funcionalidad/complejidad
    - ✓ frecuencia/velocidad mínima
    - ✓ tensión de alimentación

Ingeniería de Computadores Diseño de Sistemas Digitales

17

Departamento de Electrónica y Electromagnetismo



17

Tema 8: Consumo de potencia

# Técnicas de baja potencia

- ☐ Una buena optimización en potencia se debe abordar a diferentes niveles:
  - ✓ Nivel de tecnología
  - ✓ Nivel de circuito
  - ✓ Nivel lógico
  - ✓ Nivel RT
  - ✓ Nivel arquitectural
  - ✓ Nivel de software
- ☐ Con frecuencia, los mejores resultados se obtienen con una combinación de actuaciones a todos los niveles.

Ingeniería de Computadores Diseño de Sistemas Digitales

18

Departamento de Electrónica y Electromagnetismo



### Técnicas de baja potencia

- ☐ Es primordial, lógicamente, focalizarse en los términos dominantes del consumo (subsistemas concretos, nodos concretos, etc.)
- ☐ El objetivo global se resume en minimizar la complejidad del sistema (N) y el número de conmutaciones (de una capacidad "unitaria" equivalente) por unidad de tiempo  $(N\eta f_{ck})$

$$\overline{P_{\textit{Sistema}}} \cong N \cdot \overline{\eta} \cdot f_{\textit{ck}} \cdot \overline{C} \cdot {V_{\textit{DD}}}^2$$

Ingeniería de Computadores Diseño de Sistemas Digitales

19

Departamento de Electrónica y Electromagnetismo



19

Tema 8: Consumo de potencia

### Nivel de tecnología

- ☐ Elegir la tecnología más avanzada posible (la de mayor resolución):
  - ➤ Menores capacidades en los nudos (<C)
  - ➤ Menor tensión de alimentación (<V<sub>DD</sub>)
- ☐ Aumentar las tensiones umbrales, o usar las más altas disponibles
  - Corto-circuito Reduce la potencia estática y la de corto-circuito
  - 🙁 No afecta a la potencia de conmutación
  - Reduce la velocidad
  - Reduce los márgenes de ruido

$$\overline{P_{\mathit{Sistema}}} \cong N \cdot \overline{\eta} \cdot f_{\mathit{ck}} \cdot \overline{C} \cdot {V_{\mathit{DD}}}^2$$

Ingeniería de Computadores

Diseño de Sistemas Digitales



### Nivel de tecnología

- $\square$  Usar tensión de alimentación más baja que la máxima permitida por la tecnología (<V $_{DD}$ )
  - Reduce la potencia estática, la de corto-circuito, y la de conmutación
  - Reduce la velocidad
  - Reduce los márgenes de ruido
- ☐ No usar frecuencias de reloj (velocidad de procesamiento) más altas de lo que sea estrictamente necesario para la aplicación (<f<sub>ck</sub>)
- ☐ No diseñar para velocidades mayores que las necesarias (si ello supone aumentar "C")

$$\overline{P_{\textit{Sistema}}} \cong N \cdot \overline{\eta} \cdot f_{\textit{ck}} \cdot \overline{C} \cdot {V_{\textit{DD}}}^2$$

Ingeniería de Computadores Diseño de Sistemas Digitales

21

Departamento de Electrónica y Electromagnetismo



21

Tema 8: Consumo de potencia

#### Nivel de circuito

- ☐ Reducción de la potencia de conmutación
  - ➤ No usar celdas de más "fuerza" que la necesaria, para evitar aumentar las capacidades parásitas. Usar celdas de poca "fuerza" en caminos no-críticos.
  - Si la capacidad está dominada por la capacidad de cableado, tratar de reducirla con un emplazamiento mejor de los bloques, o partiendo el nudo introduciendo modificaciones a nivel lógico
  - Si la capacidad está dominada por las capacidades de entrada de los bloques (fan-out alto) tratar de dividir el nudo en varios más pequeños, introduciendo modificaciones a nivel lógico.

$$\overline{P_{\textit{Sistema}}} \cong N \cdot \overline{\eta} \cdot f_{\textit{ck}} \cdot \overline{C} \cdot {V_{\textit{DD}}}^2$$

Ingeniería de Computadores Diseño de Sistemas Digitales -

22

Departamento de Electrónica y Electromaanetismo



### Nivel de circuito

- ☐ Reducción de la potencia por corriente de cortocircuito
  - ➤ Aumentar las pendientes de las señales en los nudos de los circuitos, pero no excesivamente (compromiso con potencia de conmutación). Idealmente, las pendientes deben ser similares en todos los nudos.
  - Evitar señales lentas a la entrada de buffers o puertas "potentes" (que suministran mucha corriente)



23

# Tema 8: Consumo de potencia

u.

#### Nivel de circuito

- ☐ Reducción de la potencia estática
  - ➤ Usar transistores/celdas con tensiones umbrales altas (tecnologías con múltiples tensiones umbrales)
  - ➤ Usar transistores con longitudes mayores que las mínimas
  - > Desconectar la alimentación de bloques de circuitos inactivos (power gating).





Tema 8: Optimización del consumo de potencia

Medida de la potencia disipada

Nivel de tecnología

Nivel lógico

Nivel lógico

Nivel RT

Nivel arquitectural

Nivel de software

















¡Para valores grandes de n se consigue una reducción en el consumo cercana al 50%!

Departamento de Electrónica y Electromagnetismo

u

34

Ingeniería de Computadores

Diseño de Sistemas Digitales -





# Tema 8: Optimización del consumo de potencia

- > Medida de la potencia disipada
- > Nivel de tecnología
- > Nivel de circuito
- > Nivel lógico
- > Nivel RT
- > Nivel arquitectural
- Nivel de software

Ingeniería de Computadores Diseño de Sistemas Digitales

37

Departamento de Electrónica y Electromagnetismo



37

Tema 8: Consumo de potencia

# Nivel RT: Aislar operandos

- ☐ Una unidad funcional desocupada recibe valores en sus entradas que son procesados pero el resultado no es observado ni almacenado.
- ☐ En esta técnica se emplea una **tabla de utilización** que informa de la ocupación de las unidades funcionales en cada ciclo de reloj

# Algoritmo

- ✓ Construir la tabla de utilización
- ✓ Si la utilización de cada unidad es menor que un parámetro de usuario (R<sub>i</sub>):
  - X se insertan *latches* en cada entrada de la unidad funcional
  - X la lógica de control activa o no los *latches* dependiendo de la utilización.

Ingeniería de Computadores Diseño de Sistemas Digitales

38

Departamento de Electrónica y Electromagnetismo





# Nivel RT: Re-especificación del control

A. Raghunathan, et. al.: "Controller Re-Specification to Minimize Switching Activity in Controller/Data Path Circuits". Int. Symp. on Low Power Electronics and Design, pp. 301-304, Aug. 1996.

- La actividad de las unidades desocupadas se puede eliminar escogiendo los valores de control de la lógica de conexión (multiplexores y *drivers* tri-estado).
- Los valores de control de la lógica de conexión suelen ser *don't care* en la FSM cuando la unidad no se utiliza.
- Si una señal de control tiene transiciones azarosas en un ciclo desocupado entonces no tiene efecto los beneficios de la re-especificación del control.

Ingeniería de Computadores Diseño de Sistemas Digitales -

Departamento de Electrónica y Electromagnetismo











# Nivel arquitectural

Básicamente existen dos conjuntos de técnicas:

- > Técnicas de codificación de bus.
- > Técnicas de organización de la memoria.

Ingeniería de Computadores Diseño de Sistemas Digitales

45

Departamento de Electrónica y Electromagnetismo



45

# Tema 8: Consumo de potencia

# Nivel arquitectural. Codificación

- ✓ La potencia disipada en los buses dependen de la distancia Hamming entre datos sucesivos.
- ✓ La distancia Hamming mide la actividad de conmutación de los buses.
- ✓ En los algoritmos secuenciales hay una alta correlación en las direcciones.



- One-hot es la peor solución ya que requiere buses mayores e incrementa la actividad de conmutación promedio.
- 8 La codificación binaria da el peor pico de actividad de conmutación.
- ② El código Gray es el mejor con una reducción en la actividad promedio del 50% y el menor pico de actividad.

Diseño de Sistemas Digitales - 46 Departamento de Electrónica y Electromagnetismo

ui €

# Nivel arquitectural. Codificación: Bus-Invert

M. R. Stan, W. P. Burleson: "Bus-Invert Coding for Low-Power I/O". IEEE Trans. on Very Large Scale Integration (VLSI) Systems, vol. 3, no. 1, pp. 49-58, March 1995.

- ☐ Se aplica a buses de datos
- ☐ Requiere una señal de control adicional denominada *invert*.

# Algoritmo

- $\varnothing$  Si la distancia Hamming entre dos valores del bus (incluida la señal *invert*) es mayor que n/2 (n es la anchura del bus) entonces poner *invert=1* y transmitir el dato invertido.
- En caso contrario poner invert=0 y transmitir el dato.
- El receptor debe invertir o no el dato dependiendo del valor de la señal invert.

Ingeniería de Computadores Diseño de Sistemas Digitales

47

Departamento de Electrónica y Electromagnetismo

Departamento de Electrónica y Electromagnetismo



47

Tema 8: Consumo de potencia Nivel arquitectural. Codificación: Bus-Invert © Reduce la actividad de conmutación de pico al 50%. <sup>©</sup> Para buses de datos (sin datos correlacionados) la actividad de conmutación promedio se reduce un 20%, pero crece con la anchura de los buses. 8 La codificación bus-invert requiere lógica adicional en ambos extremos del bus. Distribución binomial (n=8) Hamming INV Binary Bus-invert 0.25 distance distance 0.2 0010010010000001 0010010010000001 0.15 0010011100001100 0010011100001100 0.1 1001001100010010 1001001100010010 0100010000010000 0100010000010000 0 0000111110000100 7 0000111110000100 0 Probabilidad distribución bus-invert 0011000000100011 11 1100111111011100 0111000010001000 1000111101110111 01010000000111110 1010111111001001 0.4 0001010101000000 111010101010111111 0.3 0010010101110001 1101101010001110 0.2 1100101110001010 1100101110001010 0010100001010101 1101011110101010

48

Ingeniería de Computadores

Diseño de Sistemas Digitales -



Departamento de Electrónica y Electromagnetismo

u

49

49

Diseño de Sistemas Digitales



# Nivel arquitectural. Organización de la memoria

### Ancho de banda de la memoria

Es importante minimizar el número de accesos a la memoria externa y su tamaño.

- Incrementando la densidad de código.
- Reduciendo la frecuencia de las operaciones de lectura y escritura.
- Mejorando las características de la caché on-chip.

#### Características de la memoria caché

- Cachés grandes consumen más que las pequeñas.
- > Se consigue más eficiencia mediante múltiples niveles de caché *on-chip*.

Ingeniería de Computadores Diseño de Sistemas Digitales

51

Departamento de Electrónica y Electromagnetismo



51

Tema 8: Consumo de potencia

# Tema 8: Optimización del consumo de potencia

- > Medida de la potencia disipada
- > Nivel de tecnología
- > Nivel de circuito
- > Nivel lógico
- > Nivel RT
- Nivel arquitectural
- > Nivel de software

Ingeniería de Computadores Diseño de Sistemas Digitales

52

Departamento de Electrónica y Electromagnetismo





# Nivel de software

### Apagar el sistema

- ✓ Se basa en apagar la parte del sistema que está desocupada.
- Técnicas de apagado no-predictivas: se basan en apagar el sistema despues que el procesador esté desocupado durante un cierto intervalo de tiempo. Este intervalo es fijo o bien lo fija el sistema operativo.
- Técnicas de apagado predictivas: la duración del tiempo desocupado se puede predecir basándose en la historia.

#### Particionado del sistema

- ✓ Codiseño Hardware&Software incluye particionado Hardware&Software.
- Particionado Hardware&Software decide que componente del sistema se realizará en hardware y que parte en software.

### Selección de algoritmos

✓ La elección del algoritmo usado por la aplicación puede tener una influencia muy importante en el consumo de potencia.

Ingeniería de Computadores

Diseño de Sistemas Digitales -

Departamento de Electrónica y Electromagnetismo



#### Control de tensiones de alimentación

- ☐ Adaptive Voltage Scaling (AVS)
  - ➤ El diseño se realiza en condiciones de peor caso temporal (proceso *slow-slow*, temperatura máxima), asumiendo una tensión de alimentación igual a la máxima permitida.
  - Una circuitería específica replica un camino de retraso crítico. El retraso de este circuito es monitorizado y comparado con el retraso requerido. Cuando el retraso es menor/mayor de lo necesario, se reduce/aumenta la tensión de alimentación gradualmente. El control suele estar realizado en hardware, dentro del propio sistema. Se fija un "punto de arranque" del algoritmo.
  - ➤ La frecuencia de reloj permanece constante, al valor necesario o previsto. Cuando las condiciones de proceso (para la muestra concreta) o de temperatura son favorables, se ahorra potencia por la reducción de la tensión de alimentación, sin pérdida de velocidad.
- ☐ Dynamic Clock Frequency & Voltage Scaling (DCVS)
  - ➤ El sistema de control (generalmente software) reduce el nivel de tensión de alimentación y la frecuencia de reloj, según una tabla precalculada, cuando la velocidad de procesamiento puede reducirse. Cuando las circunstancias permiten (o nos obligan a) reducir la velocidad, se ahorra potencia por la combinación de ambos factores.
- ☐ Static voltage scaling (SVS)
  - Diseño realizado para varios modos de funcionamiento (un conjunto reducido), cada uno de ellos caracterizado por unas especificaciones temporales (frecuencia) y un valor de tensión de alimentación. El diseño debe asegurar la temporización en los peores casos de proceso y temperatura (como es habitual), en cada uno de los modos predefinidos. El sistema de control (generalmente software) selecciona el modo de operación según las circunstancias.

55













